quinta-feira, 13 de fevereiro de 2014

Big explosões Azul fibra gargalo com golpe duplo analógico-digital


Considerações-chave para a sua Plataforma como Estratégia de Serviço


ISSCC Big Blue despediu-se um gargalo na transferência de dados esta semana com um novo conversor analógico-digital capaz de até 180 bilhões de conversões por segundo, e reivindicou o sucesso na produção de um projeto mais adiantado em massa, também.


Este duplo golpe de notícia foi revelada no Circuitos de Estado Sólido International Conference ( ISSCC ), em San Francisco na quarta-feira, e significa a Big Blue se transformou com êxito um conversor analógico-digital que revelou no ano passado em um chip CMOS-produzido com o parceiro Semtech, e fez avanços em seu próprio projeto desde então.







ADC são uma das tecnologias-chave para a transferência de dados em grandes distâncias, e para puxar informações off equipamentos científicos como telescópios de rádio. Com esses novos chips, a IBM está ajudando a aumentar a velocidade e reduzir o custo relativo poder de qualquer puxando informações do físico para o mundo digital, ou transferência entre centros de dados.


O novo 8 bits produzido em massa SAR (sucessivo registo aproximação) de chip ADC é capaz de 64GS / s (giga-amostras por segundo), e é capaz de gerar uma gritante 128 bilhões de analógico para digital conversões por segundo, com um total consumo de energia de 2,1 Watts.


O chip foi primeiro mostrado fora da IBM no ISSCC do ano passado, marcando uma transição impressionante rápido do laboratório para a FAB para o jovem técnico.


"Nossa ADC suporta os padrões IEEE para comunicação de dados e reúne velocidade e eficiência energética em 32 nanômetros nos permitem começar a lidar com as maiores aplicações de Big Data", sorriu o Dr. Martin Schmatz, um gerente de departamento de Sistemas na IBM Research, em uma citação enlatados . "Com Semtech como nosso parceiro, estamos trazendo nossa geração anterior do ADC para o mercado menos de 12 meses desde que foi inicialmente desenvolvido e testado."


Junto com o chip de produção em massa, a IBM também anunciou que havia testado um novo design que ups o desempenho ainda mais.


Novo chip laboratório da IBM é capaz de 90GS / s, e também é capaz de ser construído em um processo CMOS de 32nm com uma área de 0,45 milímetros quadrados, disse a empresa.


O novo chip é capaz de um (SNDR) relação sinal-ruído e distorção da 36.0db em freqüências de entrada de até 6.1GHz, e 33.0db até 19.9GHz, durante todo o tempo a beber uns meros 667 miliwatts de potência.


Em outras palavras, ele é menor, melhor e mais barato para correr do que o seu antecessor, o que em si foi considerado um grande Breakthough pelas rachaduras no laboratório da IBM e da Escola Politécnica Federal de Lausanne (EPFL), que ajudou na pesquisa também.


Uma coisa a notar: a notícia deste chip bastante emocionante foi quase anulada por alguns fatos da IBM que regados algum xarope de marketing sobre o comunicado de imprensa , alegando IBM tinha "estabeleceu um novo recorde de velocidade para Big Data" - uma forma bastante deselegante de explicar o que uma relação sinal-ruído de entrada sub-1.0 relação parece. ®



Nenhum comentário:

Postar um comentário